Тізбекті шығару - Circuit extraction

The электр тізбегін алу немесе жай тізбекті шығару, сонымен қатар желі тізімін шығару, ан аудармасы интегралды схеманың орналасуы қайтадан электр тізбегі (желі тізімі ) ұсынуға арналған. Бұл алынған схема әр түрлі мақсаттар үшін қажет, соның ішінде тізбекті модельдеу, уақытты статикалық талдау, сигналдың тұтастығы, қуатты талдау және оңтайландыру, және макетті салыстырудың логикасы. Осы функциялардың әрқайсысы тізбектің сәл өзгеше көрінісін қажет етеді, нәтижесінде бірнеше орналасуды алу қажет болады. Сонымен қатар, құрылғы деңгейіндегі тізбекті таза түрге айналдырудың кейінгі өңдеуден өту сатысы болуы мүмкін сандық тізбек, бірақ бұл экстракция процесінің бөлігі болып саналмайды.

Экстракция процесінің толық функционалдығы оның жүйелік ортасына байланысты болады. Шығарылған тізбектің қарапайым түрі белгілі бір симуляторға немесе талдау бағдарламасына пішімделген тор тізімі түрінде болуы мүмкін. Күрделірек экстракция үшін алынған схеманы физикалық орналасуы мен логикалық диаграммасы бар бастапқы мәліметтер базасына қайта жазуды қамтуы мүмкін. Бұл жағдайда экстракцияланған схеманы макетпен және логикалық желімен байланыстыра отырып, пайдаланушы тізбектің кез-келген нүктесін оның логикасы мен макетіндегі оның баламалы нүктелеріне айқас сілтеме жасай алады (кросс-зондтау). Одан кейін модельдеу немесе талдау үшін мәліметтер базасын оқитын және сәйкес мәтіндік ақпараттарды шығаратын бағдарламалар көмегімен тораптардың әр түрлі форматтарын жасауға болады.

Экстракция кезінде көбінесе олардың арасындағы (бейресми) айырмашылықты жасау пайдалы жобаланған құрылғылар, бұл дизайнер әдейі жасаған құрылғылар және паразиттік құрылғылар, олар дизайнермен тікелей жоспарланбаған, бірақ схеманың орналасуына тән.

Экстракция процесінің үш түрлі бөлігі бар. Бұл құрылғыны шығару, интерконнект экстракциясы және паразиттік құрылғыны шығару. Бұл бөліктер өзара байланысты, өйткені әртүрлі құрылғы экстракциялары тізбектің қосылуын өзгерте алады, мысалы, резисторлар (жобаланған немесе паразиттік) жалғыз торларды бірнеше электр түйіндеріне айналдырады. Әдетте интерконнект экстракциясының бір деңгейі модельдеу немесе қақпа деңгейінің төмендеуі үшін схеманы қамтамасыз ету үшін құрылғыны шығарумен бірге қолданылады, ал уақытты талдауға арналған тізбекті қамтамасыз ету үшін паразиттік құрылғының экстракциясының екінші деңгейі паразиттік экстракциямен қолданылады.

Сондай-ақ қараңыз

Әдебиеттер тізімі

Интегралды микросхемалар үшін электрондық дизайнды автоматтандыру анықтамалығы, Лавагно, Мартин және Схеффер, ( ISBN  0-8493-3096-3 ) Өрісіне шолу электронды жобалауды автоматтандыру. Бұл қысқаша рұқсат, екінші томның 22-тарауынан алынған Орналастыру, Уильям Као, Чи-Юань Ло, Марк Базель, Раминдерпал Сингх, Питер Спинк және Лу Схеффер.